Что такое findslide.org?

FindSlide.org - это сайт презентаций, докладов, шаблонов в формате PowerPoint.


Для правообладателей

Обратная связь

Email: Нажмите что бы посмотреть 

Яндекс.Метрика

Презентация на тему Архитектура ЭВМ и систем. Логические основы ЭВМ

Содержание

Логические основы ЭВМ Базовые функциональные элементы ЭВМ (вентили)Основные логические схемы
Архитектура ЭВМ  и системЛекция 6 Логические основы ЭВМ Базовые функциональные элементы ЭВМ (вентили)Основные логические схемы ВентилиЛогический элемент - электронное устройство, на входах и выходах которого сигнал может ИнверторОбозначения	Таблица истинности(вентиль НЕ) ДизъюнкторОбозначения	 Таблица истинности (вентиль ИЛИ) КонъюнкторОбозначения	 Таблица истинности(вентиль И) Вентили НЕ-И и НЕ-ИЛИОбозначение	 Таблица истинностиНЕ-ИНЕ-ИЛИ Уровень физических устройствТранзистор имеет три соединения с внешним миром: коллектор, базу и Техническая схема вентилейНЕИ, ИЛИ - ?НЕ-ИНЕ-ИЛИ Конструирование вентилей  НЕ, И, ИЛИ  с использованием только НЕ-ИНЕИИЛИ Конструирование вентилей  НЕ, И, ИЛИ  с использованием только НЕ-ИЛИНЕИИЛИ Логический синтез схемОдноразрядный двоичный полусумматорПолный одноразрядный сумматорПолный многоразрядный сумматор Дешифратор Триггер Как реализовать схемуСоставить таблицу истинности для данной функцииОбеспечить инверторы, чтобы порождать инверсии Одноразрядный двоичный полусумматорПусть α и β - одноразрядные числа. S = α Одноразрядный двоичный полусумматор (продолжение)Добавим функцию P – цифра переноса в следующий (старший) Полный одноразрядный сумматор — полусумматор, дополненный третьим входом – значением разряда переноса Полный многоразрядный сумматорβ10P2S1Σα1β2p2P3S2Σα2βnpnPnSnΣαn…- линия переполненияα = (αnαn-1… α2α1)		β = (βnβn-1… β2β1) Дешифратор– схема, имеющая n входов и 2n выходов. Входные сигналы образуют двоичное Дешифратор для выбора операции по ее кодуbS1ΣaИbИaИИЛИ... Дешифратор для выбора ячейки памяти по ее адресу ОпределенияСхема называется комбинационной (схема без памяти), если значения переменных на выходе схемы Триггер (SR-защелка)10000100111001011011При S=0 R=0 Стабильные состояния a) Q=0 Q*=1б) Q=1 Q*=0Нестабильные состояния
Слайды презентации

Слайд 2 Логические основы ЭВМ
Базовые функциональные элементы ЭВМ (вентили)
Основные

Логические основы ЭВМ Базовые функциональные элементы ЭВМ (вентили)Основные логические схемы

логические схемы


Слайд 3 Вентили
Логический элемент - электронное устройство, на входах и

ВентилиЛогический элемент - электронное устройство, на входах и выходах которого сигнал

выходах которого сигнал может иметь только один из двух

дискретных уровней напряжения: низкий (0–2V) или высокий (3–5V).
Базовым считают элемент с наиболее простой структурой, на основе которого легче всего создавать другие электронные схемы.
И, ИЛИ, НЕ
И-НЕ

Слайд 4 Инвертор
Обозначения Таблица истинности

(вентиль НЕ)

ИнверторОбозначения	Таблица истинности(вентиль НЕ)

Слайд 5 Дизъюнктор
Обозначения Таблица истинности

(вентиль ИЛИ)

ДизъюнкторОбозначения	 Таблица истинности (вентиль ИЛИ)

Слайд 6 Конъюнктор
Обозначения Таблица истинности

(вентиль И)

КонъюнкторОбозначения	 Таблица истинности(вентиль И)

Слайд 7 Вентили НЕ-И и НЕ-ИЛИ
Обозначение Таблица истинности
НЕ-И



НЕ-ИЛИ

Вентили НЕ-И и НЕ-ИЛИОбозначение	 Таблица истинностиНЕ-ИНЕ-ИЛИ

Слайд 8 Уровень физических устройств
Транзистор имеет три соединения с внешним

Уровень физических устройствТранзистор имеет три соединения с внешним миром: коллектор, базу

миром: коллектор, базу и эмиттер.
Если входное напряжение Vin низкое,

то транзистор выключается и действует как очень большое сопротивление. Это приводит к выходному сигналу Vout, близкому к Vcc (обычно +5В).
Если Vin высокое, то транзистор включается и действует как провод, вызывая заземление сигнала Vout (по соглашению 0 В).
На переключение с одного состояние на другое обычно требуется несколько наносекунд.

Слайд 9 Техническая схема вентилей
НЕ
И, ИЛИ - ?
НЕ-И
НЕ-ИЛИ

Техническая схема вентилейНЕИ, ИЛИ - ?НЕ-ИНЕ-ИЛИ

Слайд 10 Конструирование вентилей НЕ, И, ИЛИ с использованием только

Конструирование вентилей НЕ, И, ИЛИ с использованием только НЕ-ИНЕИИЛИ

НЕ-И
НЕ

И


ИЛИ


Слайд 11 Конструирование вентилей НЕ, И, ИЛИ с использованием только

Конструирование вентилей НЕ, И, ИЛИ с использованием только НЕ-ИЛИНЕИИЛИ

НЕ-ИЛИ
НЕ


И


ИЛИ


Слайд 12 Логический синтез схем
Одноразрядный двоичный полусумматор
Полный одноразрядный сумматор
Полный многоразрядный

Логический синтез схемОдноразрядный двоичный полусумматорПолный одноразрядный сумматорПолный многоразрядный сумматор Дешифратор Триггер

сумматор
Дешифратор
Триггер


Слайд 13 Как реализовать схему
Составить таблицу истинности для данной функции
Обеспечить

Как реализовать схемуСоставить таблицу истинности для данной функцииОбеспечить инверторы, чтобы порождать

инверторы, чтобы порождать инверсии для каждого входного сигнала.
Нарисовать вентиль

И для каждой строки таблицы истинности с результатом 1.
Соединить вентили И с соответствующими входными сигналами.
Вывести выходы всех вентилей И в вентиль ИЛИ.

Слайд 14 Одноразрядный двоичный полусумматор
Пусть α и β - одноразрядные

Одноразрядный двоичный полусумматорПусть α и β - одноразрядные числа. S =

числа.
S = α + β
Таблица истинности функции

S
Логическая схема

НЕ

НЕ

α

β

И

И


ИЛИ

S


Слайд 15 Одноразрядный двоичный полусумматор (продолжение)
Добавим функцию P – цифра

Одноразрядный двоичный полусумматор (продолжение)Добавим функцию P – цифра переноса в следующий

переноса в следующий (старший) разряд.
Таблица истинности функции Р
Логическая

схема


Слайд 16 Полный одноразрядный сумматор
— полусумматор, дополненный третьим входом

Полный одноразрядный сумматор — полусумматор, дополненный третьим входом – значением разряда

– значением разряда переноса из соседнего младшего разряда.
Таблица истинности


Слайд 17 Полный многоразрядный сумматор
β1
0
P2
S1
Σ
α1
β2
p2
P3
S2
Σ
α2
βn
pn
Pn
Sn
Σ
αn




- линия переполнения
α = (αnαn-1… α2α1) β

Полный многоразрядный сумматорβ10P2S1Σα1β2p2P3S2Σα2βnpnPnSnΣαn…- линия переполненияα = (αnαn-1… α2α1)		β = (βnβn-1… β2β1)

= (βnβn-1… β2β1)


Слайд 18 Дешифратор
– схема, имеющая n входов и 2n выходов.

Дешифратор– схема, имеющая n входов и 2n выходов. Входные сигналы образуют

Входные сигналы образуют двоичное число, определяющее номер выходного сигнала,




который устанавливается в 1. Значения остальных выходных сигналов должны быть установлены в 0.


Слайд 19 Дешифратор для выбора операции по ее коду
b
S1
Σ
a
И


b
И
a
И





ИЛИ



.
.
.

Дешифратор для выбора операции по ее кодуbS1ΣaИbИaИИЛИ...

Слайд 20 Дешифратор для выбора ячейки памяти по ее адресу

Дешифратор для выбора ячейки памяти по ее адресу

Слайд 21 Определения
Схема называется комбинационной (схема без памяти), если значения

ОпределенияСхема называется комбинационной (схема без памяти), если значения переменных на выходе

переменных на выходе схемы однозначно зависят только от значения

входных переменных.
Схема называется последовательностной (схема с памятью), если значения выходов схемы зависят не только от значений на входах, но и от внутреннего состояния (внутренних переменных).
Ч.С.
Схема называется схемой с обратными связями, если в качестве внутренних переменных используются значения выходных переменных, полученных в предыдущий момент времени.


  • Имя файла: arhitektura-evm-i-sistem-logicheskie-osnovy-evm.pptx
  • Количество просмотров: 109
  • Количество скачиваний: 0